Quartus II 軟件11.0增強了調試方案,幫助您更快的完成電路板開發。這些增強措施包括外部存儲器接口工具包的性能監視功能,它提高了收發器工具包的可用性。quartus ii 11正式版支持Altera名為Qsys的系統級集成工具新產品,實現了對Stratix® V FPGA系列的擴展支持,并且采用增強后的調試方案加快了電路板開發。
馬上下載Quartus II 軟件11.0訂購版或者網絡版。
Qsys系統級集成工具
Qsys在成功的SOPC Builder基礎上,實現了新的系統開發特性以及新的高性能互聯,從而進一步提高了FPGA設計人員的效能。Qsys為FPGA設計人員提供的優勢包括:
自動產生互聯,提供即插即用Qsys編譯知識產權(IP)內核,加快了開發過程。
Altera及其IP合作伙伴提供很多Qsys編譯IP內核,包括接口協議(例如,PCI Express®)、存儲器(例如,DDR3)、處理器(例如,Nios® II處理器),以及視頻和圖像處理宏功能(例如,去隔行器)等。
基于芯片網絡(NoC)體系結構的高性能Qsys互聯,更快的達到時序收斂。
與SOPC Builder相比,支持自動流水線的Qsys互聯性能提高了兩倍。
支持標準接口和分層,設計人員可以重新使用Qsys生成的系統作為另一Qsys系統的子系統,從而增強了設計重用。
自動產生測試臺,適用于驗證多種IP,支持使用讀寫操作進行片內調試,更迅速的完成驗證。
Qsys實例:PCI Express至外部存儲器(DDR3)參考設計
如果不熟悉PCIe協議,開發基于PCI Express (PCIe®)的系統具有一定的難度,比較耗時?,F在提供很多常用的IP內核,包括基于PCIe的硬核IP,并提供使用方便的存儲器映射接口。Qsys在這些IP內核與其他設計模塊之間自動產生互聯,從而加快了系統開發過程。為演示Qsys兼容IP內核的應用以及互聯性能,Altera開發了基于Qsys的PCIe至DDR3設計,使用了Gen2 x4性能最優端點,與DDR3存儲器控制器進行通信,同時實現了較高的持續吞吐量,直接存儲器訪問(DMA)讀或者寫DDR3大于1400 MBps。
Quartus II 訂購版和網絡版軟件都支持Qsys。關于Qsys的詳細信息,請訪問Qsys產品頁面。
采用增強后的調試方案加快電路板開發
外部存儲器接口工具包中新的性能監視功能幫助設計人員提高存儲器效率,從而增強了效能。通過實時跟蹤并報告存儲器系統的效率,設計人員研究不同的存儲器控制器設置,從而找到最優設置。設計人員還可以使用監視功能,優化自己的數據流碼型。性能監視器功能完善了外部存儲器接口工具包的現有功能,幫助設計人員校準、優化并調試其存儲器。
收發器工具包增強了通道管理器接口,更新了收發器控制面板?,F在,通道管理器接口提供鏈路和通道(發送器和接收器)的實時狀態,幫助設計人員迅速找到哪些鏈路成功,哪些鏈路失敗。與前一版本相比,更新后的收發器控制面板支持用戶同時查看并編輯鏈路(發送器和接收器)中所有通道的設置,同時顯示更多的收發器狀態信息。對收發器工具包的這些改進有助于設計人員優化收發器,提高信號完整性,更迅速的完成電路板開發。
其他增強功能
增強芯片規劃器——設計并驗證Stratix V FPGA收發器時,提高了可用性。通過更詳細、更直觀的布局,設計人員能夠更好的管理其收發器資源。
DSP Builder擴展操作系統(OS)支持——增加了對64位Windows和Linux的支持。
最新的IP內核——去隔行器II IP內核
擴展Stratix V FPGA支持
Quartus II軟件11.0為Stratix V FPGA提供擴展收發器模式和功能支持,包括:
支持GigE和SDI收發器模式
新的收發器功能支持包括接收器失調校準、線性均衡器以及PMA模式設置的動態重新配置等。
其他器件支持
Cyclone IV GX FPGA
現在為所有Cyclone® IV GX器件提供最終時序模型
為所有Cyclone IV GX器件提供POF支持
MAX V CPLD
汽車器件支持包括新的-5A速率等級
現在為所有MAX® V器件提供POF支持
為所有MAX V器件提供最終時序和功耗模型